1993 IEEE International Solid-State Circuits Conference Digest of Technical Papers 1993
DOI: 10.1109/isscc.1993.280005
|View full text |Cite
|
Sign up to set email alerts
|

A 12 b resolution 200 kFLIPS fuzzy inference processor

Help me understand this report

Search citation statements

Order By: Relevance

Paper Sections

Select...
2
1
1

Citation Types

0
3
0
2

Year Published

1996
1996
2006
2006

Publication Types

Select...
5
2

Relationship

0
7

Authors

Journals

citations
Cited by 8 publications
(5 citation statements)
references
References 1 publication
0
3
0
2
Order By: Relevance
“…Besides improvement in inference speed, higher resolution for fuzzy chips has also been achieved. For examples, the input resolution is 10-bit and the resolution of membership functions is 8-bit for Toshiba T/FC150 chip [11], while the input resolution of 12-bit with membership functions resolution of 8-bit have been reported in [23]. These fuzzy chips with high inference throughput can support rigorous real-time applications [31].…”
Section: Fuzzy Inference Chips Reviewmentioning
confidence: 99%
See 1 more Smart Citation
“…Besides improvement in inference speed, higher resolution for fuzzy chips has also been achieved. For examples, the input resolution is 10-bit and the resolution of membership functions is 8-bit for Toshiba T/FC150 chip [11], while the input resolution of 12-bit with membership functions resolution of 8-bit have been reported in [23]. These fuzzy chips with high inference throughput can support rigorous real-time applications [31].…”
Section: Fuzzy Inference Chips Reviewmentioning
confidence: 99%
“…The performance of such a system is limited by the delay of the circuitry in carrying out each logical inference. Other examples of such explicit implementation approaches can be found in [7], [13], [18], [19], [23], and [26].…”
Section: Fuzzy Inference Chips Reviewmentioning
confidence: 99%
“…The performance of such a system is limited by the delay of the circuitry in carrying out each logical inference. Other examples of such explicit implementation approaches can be found in [51,[59][60][61][62][63].…”
Section: School Of Eeementioning
confidence: 99%
“…Απο την άλλη το πλήθος των συναρτήσεων συμμετοχής, ώστε να εξασφαλίζεται καλή λειτουργικότητα του συστήματος σε κοινές εφαρμογές, μεταβάλλεται συνήθως μεταξύ πέντε και επτά, χωρίς να αποκλείονται εναλλακτικές περιπτώσεις ανάλογα με την εφαρμογή, ενώ το ελάχιστο ποσοστό αλληλοκάλυψης τους πρέπει να είναι τουλάχιστον 25%. Συγκεκριμένα στη [31] προτείνονται τρεις συναρτήσεις συμμετοχής, στις [22], [33] ο αριθμός τους καθορίζεται στις πέντε, στις [32], [34] σε επτά, ενώ σε μία περίπτωση για τον έλεγχο μερικών από τα χαρακτηριστικά της κίνησης ενός τραίνου χρησιμοποιήθηκαν εννέα [35]. Στο πειραματικό κύκλωμα μικροεπεξεργαστή ασαφούς λογικής που υλοποιούμε επιλέγουμε να επεξεργάζεται πέντε συναρτήσεις συμμετοχής ενώ για να οριστεί η κλίση των ακμών τους επιλέγουμε ποσοστό αλληλοκάλυψης 50%.…”
Section: προδιαγραφές του μικροεπεξεργαστήunclassified
“…[31][33][36], μόνο ένα πολύ μικρό ποσοστό από το σύνολο των κανόνων χρησιμοποιείται για τον έλεγχο των διεργασιών. Οπότε ο πειραματικός μικροεπεξεργαστής που υλοποιούμε επιλέγουμε να επεξεργάζεται μέγιστο αριθμό 25 κανόνων.…”
unclassified