2019
DOI: 10.22146/ijeis.43906
|View full text |Cite
|
Sign up to set email alerts
|

Implementasi Rangkaian CRC (Cyclic Redundancy Check) Generator pada FPGA (Field Programmable Gate Array)

Abstract: Data integrity in high speed data transmission process is a major requerment that can not be ignored. High speed data transmission is prone to data errors. CRC (Cyclic Redundancy Check) is a mechanism that is often used as a detector errors in data transmission and storage process. When CRC is implemented using embedded software or processor, CRC requires many clock cycles. If CRC Generator implemented in special dedicated hardware, computational time reduced so that it can be met the high speed system communi… Show more

Help me understand this report

Search citation statements

Order By: Relevance

Paper Sections

Select...
1

Citation Types

0
0
0
1

Year Published

2024
2024
2024
2024

Publication Types

Select...
1

Relationship

0
1

Authors

Journals

citations
Cited by 1 publication
(1 citation statement)
references
References 6 publications
0
0
0
1
Order By: Relevance
“…CRC-32 merupakan kode CRC yang paling umum dibahas pada berbagai penelitian karena kode ini digunakan sebagai Frame Check Sequence (FCS) pada suatu Ethernet frame. Penelitian oleh Augoestien mengimplementasikan CRC-32 untuk standard Ethernet pada Xilinx FPGA [8]. Implementasi pada penelitian tersebut hanya untuk bagian encodernya.…”
Section: Kajian Pustakaunclassified
“…CRC-32 merupakan kode CRC yang paling umum dibahas pada berbagai penelitian karena kode ini digunakan sebagai Frame Check Sequence (FCS) pada suatu Ethernet frame. Penelitian oleh Augoestien mengimplementasikan CRC-32 untuk standard Ethernet pada Xilinx FPGA [8]. Implementasi pada penelitian tersebut hanya untuk bagian encodernya.…”
Section: Kajian Pustakaunclassified